BITFLIP - Protection contre l'impact des fautes

20 nov. 202509:00 - 10:30
Réfectoire

BITFLIP - Protection contre l'impact des fautes

Pitch

BITFLIP Suite au succès de la première édition de la conférence « BITFLIP by DGA » (CyBer, relIability and Tolerance of FauLts in electronIc comPonents), la DGA Maitrise de l’information, en partenariat avec CREACH LABS, inscrit la seconde édition de cet évènement au programme de la European Cyber Week 2025. Ce workshop de 2 jours donne l’opportunité aux experts académiques, industriels et institutionnels français et européens des domaines du durcissement (environnement radiatif) et de la protection matérielle et logicielle (cybersécurité), de se rencontrer et d’échanger sur les disciplines de la tolérance aux fautes et de la protection contre les injections de fautes lors d’un seul et même événement. Au programme : Des présentations institutionnelles sur les grands principes de ces deux domaines, Des exposés industriels sur la mise en place de techniques de durcissement et de contre-mesures pour détecter et se protéger des injections de fautes, Des présentations de travaux de recherche académique en cours.  Comité de pilotage Youri HELEN                    (DGA MI)      Karine CHATEL                (UR - CREACH LABS)       David ELLEOUET             (DGA MI) Julien MICOLOD             (DGA MI) Rachid DAFALI                (DGA MI) Vincent MERCIER           (DGA MI) Maxime RICAUD             (DGA MI) Géraldine Chaumont  (ST) Angeliki KRITIKAKOU     (UR - IRISA) Laurent PICHON             (UR - IETR) Guillaume BOUFFARD   (ANSSI) Guillaume HUBERT        (ONERA) Florent MILLER               (NUCLETUDES) Vianney LAPOTRE           (UBS - Lab-STICC) Rémy PRIEM                    (DGA MI)

Programme

09h00 - 10h30 : Protection contre l'impact des fautes (session 1/2) - 9h00-9h20 : Présentation générale de la plateforme spatiale STMICROELECTRONICS en 28 nm-FDSOI par Gilles Gasiot (ST) - 9h20-9h50 : Évaluation d'un FPGA dans un environnement hautement radiatif avec Alp Kilic (NanoXplore)/Pierre D'Hondt (Onera)/Joseph Paturel (Inria)/Florent Miller (Nuclétudes) - 9h50-10h10 : Onysis : FPGA SoC européen sécurisé par Adrien Grassein (NanoXplore) - 10h10-10h30 : Ligne pilote FAMES : sécurité par la technologie pour les dispositifs FD-SOI 10 nm par Romain Wacquez (CEA LETI)

Intervenant(s)